115.03.19 演講公告

資工系專題演講(Lecture)
日期(date)/時間(time):115年3月19日(四/Thu)13:10~15:00
地點(location):電綜大樓B107教室
演講者(speaker):陳坤志 教授
服務單位(job):國立陽明交通大學 電子研究所
講題(topic):多核心處理器設計與應用:從Gem5模擬到HAPS原型驗證
摘要(summary):
隨著多核心處理器在高效能運算、人工智慧與嵌入式系統中的廣泛應用,快取一致性(Cache Coherence)已成為影響系統效能、功耗與可擴展性的關鍵挑戰。本演講將從多核心處理器設計的核心概念出發,深入探討主流快取一致性協議的原理、挑戰與權衡。接著介紹使用gem5全系統模擬器進行多核心架構的模擬實驗,包括如何建構Ruby記憶體系統、選擇與實作一致性協議(如MOESI或MESI),並透過基準測試評估不同設計對效能與通訊負載的影響。最後,我將分享如何運用Synopsys HAPS高性能FPGA原型驗證平台,將模擬驗證的設計轉移至硬體原型,實現近似真實系統的速度與行為驗證,加速軟硬體共同開發流程。本次演講將從固有的計算機結構的理論基礎出發,進一步介紹當今IC與硬體架構設計領域中,如何從軟體模擬走向矽前驗證(Pre-silicon Validation)的實務技術。

與工程認證核心能力關聯性:
■ 認識時事議題,瞭解資訊工程技術對環境、社會及全球的影響
■ 培養持續學習與獨立學習的習慣與能力